計算機組成原理本科生期末試卷庫20套試卷與詳細答案.doc
《計算機組成原理本科生期末試卷庫20套試卷與詳細答案.doc》由會員分享,可在線閱讀,更多相關《計算機組成原理本科生期末試卷庫20套試卷與詳細答案.doc(63頁珍藏版)》請在裝配圖網(wǎng)上搜索。
1、 本科生期末試卷 一 一. 選擇題 (每小題1分,共10分) 1. 計算機系統(tǒng)中的存貯器系統(tǒng)是指______A RAM存貯器B ROM存貯器C 主存貯器D 主存貯器和外存貯器 2. 某機字長32位,其中1位符號位,31位表示尾數(shù)。若用定點小數(shù)表示,則最大正小數(shù)為______。 A +(1 – 2-32) B +(1 – 2-31) C 2-32 D 2-31 3. 算術 / 邏輯運算單元74181ALU可完成______。A 16種算術運算功能B 16種邏輯運算功能 C 16種
2、算術運算功能和16種邏輯運算功能 D 4位乘法運算和除法運算功能 4. 存儲單元是指______。 A 存放一個二進制信息位的存貯元 B 存放一個機器字的所有存貯元集合 C 存放一個字節(jié)的所有存貯元集合 D 存放兩個字節(jié)的所有存貯元集合; 5. 相聯(lián)存貯器是按______進行尋址的存貯器。 A 地址方式 B 堆棧方式 C 內(nèi)容指定方式 D 地址方式與堆棧方式 6. 變址尋址方式中,操作數(shù)的有效地址等于______。 A 基值寄存器內(nèi)容加上形式地址(位移量) B 堆棧指示器內(nèi)容加上形式地址(位移量) C 變
3、址寄存器內(nèi)容加上形式地址(位移量) D 程序記數(shù)器內(nèi)容加上形式地址(位移量) 7. 以下敘述中正確描述的句子是:______。 A 同一個CPU周期中,可以并行執(zhí)行的微操作叫相容性微操作 B 同一個CPU周期中,不可以并行執(zhí)行的微操作叫相容性微操作 C 同一個CPU周期中,可以并行執(zhí)行的微操作叫相斥性微操作 D 同一個CPU周期中,不可以并行執(zhí)行的微操作叫相斥性微操作 8. 計算機使用總線結構的主要優(yōu)點是便于實現(xiàn)積木化,同時______。 A 減少了信息傳輸量B 提高了信息傳輸?shù)乃俣菴 減少了信息傳輸線的條數(shù)D 加重了CPU的工作量 9. 帶有處理器的設備
4、一般稱為______設備。A 智能化 B 交互式 C 遠程通信 D 過程控制 10.某中斷系統(tǒng)中,每抽取一個輸入數(shù)據(jù)就要中斷CPU一次,中斷處理程序接收取樣的數(shù)據(jù),并將其保存到主存緩沖區(qū)內(nèi)。該中斷處理需要X秒。另一方面,緩沖區(qū)內(nèi)每存儲 N個數(shù)據(jù),主程序就將其取出進行處理,這種處理需要Y秒,因此該系統(tǒng)可以跟蹤到每秒______次中斷請求。 A.N / (NX + Y) B. N / (X + Y)N C .min[1 / X ,1 / Y] D. max[1 / X ,1 / Y] 二. 填空題(每小題3分,共24分) 1.存儲A.______
5、____并按B.____________順序執(zhí)行,這是C.____________型計算機的工作原理。 2.移碼表示法主要用于表示A._________數(shù)的階碼E,以利于比較兩個B._________的大小和C._________操作。 3.閃速存儲器能提供高性能、低功耗、高可靠性及A._________能力,為現(xiàn)有的B._________體系結構帶來巨大變化,因此作為C._________用于便攜式電腦中。 4.尋址方式按操作數(shù)的A._________位置不同,多使用B.________和C.__________型,前者比后者執(zhí) 行速度快。 5.微程序設計技術是利用A._______
6、方法設計B.______的一門技術。具有規(guī)整性、可維護性、C .______等優(yōu)點。 6.衡量總線性能的重要指標是A.______,定義為總線本身所能達到的最高B.______。PCI總線的帶寬可達C.______。 7.顯示適配器作為CRT和CPU的接口,由A. _________存儲器,B. _________控制器,C. ______ 三部分組成。 8.DMA技術的出現(xiàn)使得A. _________可通過B. _________直接訪問C. _________。 三. 應用題 1. (11分)設機器字長32位,定點表示,尾數(shù)31位,數(shù)符1位,問: (1) 定點原碼整數(shù)表示時,最
7、大正數(shù)是多少?最大負數(shù)是多少? (2) 定點原碼小數(shù)表示時,最大正數(shù)是多少?最大負數(shù)是多少? 2. (11分)設存儲器容量為32字,字長64位,模塊數(shù)m = 4,分別用順序方式和交叉方式進行組織。存儲周期T = 200ns,數(shù)據(jù)總線寬度為64位,總線周期τ = 50ns .問順序存儲器和交叉存儲器的帶寬各是多少? 3. (11分)指令格式如下所示,OP為操作碼字段,試分析指令格式特點。 31 26 22 18 17 16 15 0 OP ———— 源寄存器
8、 變址寄存器 偏移量 4. (11分)已知某機采用微程序控制方式,其存儲器容量為51248(位),微程序在整個控制存儲器中實現(xiàn)轉移,可控制微程序的條件共4個,微指令采用水平型格式,后繼微指令地址采用斷定方式,如圖所示: 微命令字段 判別測試字段 下地址字段 ←操作控制→ ←—————— 順序控制 ————————→ (1) 微指令中的三個字段分別應多少位?
9、 (2) 畫出對應這種微指令格式的微程序控制器邏輯框圖。 5. (11分)畫出PCI總線結構圖,說明三種橋的功能。 6. (11分)某機用于生產(chǎn)過程中的溫度數(shù)據(jù)采集,每個采集器含有8位數(shù)據(jù)緩沖寄存器一個,比較器一個,能與給定范圍比較,可發(fā)出“溫度過低”或“溫度過高”的信號,如圖B1.1所示。主機采用外設單獨編址,四個采集器公用一個設備碼,共用一個接口,允許采用兩種方式訪問: (1) 定期巡回檢測方式,主機可編程指定訪問該設備中的某一采集器。 (2) 中斷方式,當采集溫度比給定范圍過底或過高時能提出隨機中斷請求,主機應能判別是哪一個采集器請求,是溫度過低或過高。 請
10、擬定該接口中有哪些主要部件(不要求畫出完整的連線圖),并概略說明在兩 種方式下的工作原理。 圖B1.1 本科生期末試卷 二 一. 選擇題(每小題1分,共10分) 1 六七十年代,在美國的______州,出現(xiàn)了一個地名叫硅谷。該地主要工業(yè)是______它也是______的發(fā)源地。 A 馬薩諸塞 ,硅礦產(chǎn)地,通用計算機B 加利福尼亞,微電子工業(yè),通用計算機 C加利福尼亞,硅生產(chǎn)基地,小型計算機和微處理機D加利福尼亞,微電子工業(yè),微處理機 2 若浮點數(shù)用補碼表示,
11、則判斷運算結果是否為規(guī)格化數(shù)的方法是______。 A 階符與數(shù)符相同為規(guī)格化數(shù) B 階符與數(shù)符相異為規(guī)格化數(shù) C 數(shù)符與尾數(shù)小數(shù)點后第一位數(shù)字相異為規(guī)格化數(shù)D數(shù)符與尾數(shù)小數(shù)點后第一位數(shù)字相同為規(guī)格化數(shù) 3 定點16位字長的字,采用2的補碼形式表示時,一個字所能表示的整數(shù)范圍是______。 A -215 ~ +(215 -1) B -(215 –1)~ +(215 –1) C -(215 + 1)~ +215 D -215 ~ +215 4 某SRAM芯片,存儲容量為64K16位,該芯片的地址線和數(shù)據(jù)線數(shù)目為______。
12、A 64,16 B 16,64 C 64,8 D 16,6 。 5 交叉存貯器實質(zhì)上是一種______存貯器,它能_____執(zhí)行______獨立的讀寫操作。 A 模塊式,并行,多個 B 模塊式串行,多個 C 整體式,并行,一個 D 整體式,串行,多個 6 用某個寄存器中操作數(shù)的尋址方式稱為______尋址。A 直接 B 間接 C 寄存器直接 D 寄存器間接 7 流水CPU 是由一系列叫做“段”的處理線路所組成,和具有m個并行部件的CPU相比,一個 m段流水CPU______。A 具備同等水平的吞吐能力 B不具備同等水平的吞吐能力 C
13、 吞吐能力大于前者的吞吐能力 D吞吐能力小于前者的吞吐能力 8 描述PCI總線中基本概念不正確的句子是______。 A HOST 總線不僅連接主存,還可以連接多個CPU B PCI 總線體系中有三種橋,它們都是PCI 設備 C 從橋連接實現(xiàn)的PCI總線結構不允許許多條總線并行工作 D 橋的作用可使所有的存取都按CPU 的需要出現(xiàn)在總線上 9 計算機的外圍設備是指_A輸入/輸出設備 B外存儲器C遠程通信設備D除了CPU 和內(nèi)存以外的其它設備 10 中斷向量地址是:______。 A 子程序入口地址 B 中斷服務例行程序入口地址 11 C中斷服務例行程序入口地址
14、的指示器 D 中斷返回地址 二. 填空題 (每題3分,共24分) 1 為了運算器的A. _________,采用了B. ________進位,C. ________乘除法流水線等并行措施。 2 相聯(lián)存儲器不按地址而是按A. __________訪問的存儲器,在cache中用來存放B. _________,在虛擬存儲器中用來存放C. __________。 3 一個較完善的指令系統(tǒng)應包含A. _________類指令,B. __________類指令,C. _________類指令,程序控制類指令,I/O類指令,字符串類指令,系統(tǒng)控制類指令。 4 硬布線器的設計方法是:先畫出A. _
15、________流程圖,再利用B. _________寫出綜合邏輯表達式,然后用C. ___________等器件實現(xiàn)。 5 當代流行的標準總線內(nèi)部結構包含A. _________總線,B. __________總線,C. _________總線, 公用總線。 6 磁表面存儲器主要技術指標有A._________,B. ___________,C. ___________,數(shù)據(jù)傳輸率。 7 DMA 控制器按其A. __________結構,分為B. __________型和C. _________型兩種。 8 {(26)16∪(63)16}(135)8 的值為A. _________
16、。 三 .應用題 1. (11分)求證: [ X Y ]補=[X]補 ? (-Y0 + Yi ? 2-i ) 2. (11分)某計算機字長16位,主存容量為64K字,采用單字長單地址指令,共有64條指令,試采用四種尋址方式(立即、直接、基值、相對)設計指令格式。 3. (11分)如圖B2.1表示使用快表(頁表)的虛實地址轉換條件,快表存放在相聯(lián)存貯器中,其中容量為8個存貯單元。問: (1) 當CPU 按虛擬地址1去訪問主存時,主存的實地址碼是多少? (2) 當CPU 按虛擬地址2去訪問主存時,主存的實地址碼是多少? (3) 當CPU 按虛擬地址3去訪問主存時
17、,主存的實地址碼是多少? 圖B2.1 4. (11分)假設某計算機的運算器框圖如圖B2.2所示,其中ALU為16位的加法器(高電平工作),SA 、SB為16位鎖存器,4個通用寄存器由D觸發(fā)器組成,O端輸出, 圖B2.2 其讀寫控制如下表所示: 讀控制 R0 RA0 RA1 選擇 1 1 1 1 0 0 0 1 1 x 0 1 0 1 x R0 R1 R2
18、 R3 不讀出 寫控制 W WA0 WA1 選擇 1 1 1 1 0 0 0 1 1 x 0 1 0 1 x R0 R1 R2 R3 不寫入 要求:(1)設計微指令格式。 (2)畫出ADD,SUB兩條微指令程序流程圖。 5. (11分)畫出單機系統(tǒng)中采用的三種總線結構。 6. (11分)試推導磁盤存貯
19、器讀寫一塊信息所需總時間的公式。 本科生期末試卷 三 一. 選擇題(每小題1分,共10分) 1. 馮諾依曼機工作的基本方式的特點是______。 A 多指令流單數(shù)據(jù)流B 按地址訪問并順序執(zhí)行指令C 堆棧操作D 存貯器按內(nèi)容選擇地址 2. 在機器數(shù)______中,零的表示形式是唯一的。A 原碼 B 補碼 C 移碼 D 反碼 3. 在定點二進制運算器中,減法運算一般通過______來實現(xiàn)。 A 原碼運算的二進制減法器B 補碼運算的二進制減法器C 原碼運算的十進制加法器D補碼運算的二進制加法
20、器 4. 某計算機字長32位,其存儲容量為4MB,若按半字編址,它的尋址范圍是______。 A 0—4MB B 0—2MB C 0—2M D 0—1M 5. 主存貯器和CPU之間增加cache的目的是______。 A 解決CPU和主存之間的速度匹配問題B 擴大主存貯器容量 C 擴大CPU中通用寄存器的數(shù)量D 既擴大主存貯器容量,又擴大CPU中通用寄存器的數(shù)量 6. 單地址指令中為了完成兩個數(shù)的算術運算,除地址碼指明的一個操作數(shù)外,另一個常需采用______。 A 堆棧尋址方式 B 立即尋址方式 C 隱含尋址方式
21、D 間接尋址方式 7. 同步控制是______。 A 只適用于CPU控制的方式B 只適用于外圍設備控制的方式 C 由統(tǒng)一時序信號控制的方式D 所有指令執(zhí)行時間都相同的方式 8.描述 PCI 總線中基本概念不正確的句子是______。 A. PCI 總線是一個與處理器無關的高速外圍設備B.PCI總線的基本傳輸機制是猝發(fā)或傳送 C. PCI 設備一定是主設備 D. 系統(tǒng)中只允許有一條PCI總線 9. CRT分辨率為10241024像素,像素顏色數(shù)為256,刷新存儲器的容量為____A 512KB B1MB C 256KB D 2MB 10.為了便于實現(xiàn)多級中斷
22、,保存現(xiàn)場信息最有效的辦法是采用______。A 通用寄存器 B 堆棧C 存儲器 D外存 二. 填空題(每小題3分,共24分) 1. 在計算機術語中,將運算器和控制器合在一起稱為A. ______,而將B. ______和存儲器合在一起稱為C. ______。 2. 數(shù)的真值變成機器碼可采用A. ______表示法,B. ______表示法,C.______表示法,移碼表示法。 3. 廣泛使用的A. ______和B. ______都是半導體隨機讀寫存儲器。前者的速度比后者快,但C. ______不如后者高。 4. 形式指令地址的方式,稱為A.______方式,有B. ______
23、尋址和C. ______尋址。 5. CPU從A. ______取出一條指令并執(zhí)行這條指令的時間和稱為B. ______。由于各種指令的操作功能不同,各種指令的指令周期是C. ______。 6. 微型機算計機的標準總線從16位的A. ______總線,發(fā)展到32位的B. ______總線和C. ______總線,又進一步發(fā)展到64位的PCI總線。 7.VESA標準是一個可擴展的標準,它除兼容傳統(tǒng)的A. ______等顯示方式外,還支持B. ______像素光柵,每像素點C. ______顏色深度。 8.中斷處理過程可以A. ______進行。B. ______的設備可以中斷C.
24、_____的中斷服務程序。 三.應用題 1. (11分)已知 x = - 0.01111 ,y = +0.11001, 求 [ x ]補 ,[ -x ]補 ,[ y ]補 ,[ -y ]補 ,x + y = ? ,x – y = ? 2. (11分)假設機器字長16位,主存容量為128K字節(jié),指令字長度為16位或32位,共有128條指令,設計計算機指令格式,要求有直接、立即數(shù)、相對、基值、間接、變址六種尋址方式。 3. (11分)某機字長32位,常規(guī)設計的存儲空間≤32M ,若將存儲空間擴至256M,請?zhí)岢鲆环N可能方案。 4. (11分
25、)圖B3.1所示的處理機邏輯框圖中,有兩條獨立的總線和兩個獨立的存貯器。已知指令存貯器IM最大容量為16384字(字長18位),數(shù)據(jù)存貯器DM最大容量是65536字(字長16位)。各寄存器均有“打入”(Rin)和“送出”(Rout)控制命令,但圖中未標出。 圖B3.1 設處理機格式為: 17 10 9 0 OP X 加法指令可寫為“ADD X(R1)”。其功能是(AC0) + ((Ri) + X)→AC1,其中((Ri)+
26、X)部分通過尋址方式指向數(shù)據(jù)存貯器,現(xiàn)取Ri為R1。試畫出ADD指令從取指令開始到執(zhí)行結束的操作序列圖,寫明基本操作步驟和相應的微操作控制信號。 5.(11分)總線的一次信息傳送過程大致分哪幾個階段?若采用同步定時協(xié)議,請畫出 讀數(shù)據(jù)的時序圖來說明。 6.(11分)圖B3.2是從實時角度觀察到的中斷嵌套。試問,這個中斷系統(tǒng)可以實行幾重 中斷?并分析圖B3.2的中斷過程。 圖B3.2 本科生期末試卷 四 一. 選擇題(每小題1分,共 1
27、0分) 1. 現(xiàn)代計算機內(nèi)部一般采用二進制形式,我國歷史上的______即反映了二值邏輯的思想,它最早記載在______上,距今以有約______千年。 A. 八卦圖、論衡、二B. 算籌、周脾算經(jīng)、二C. 算籌、九章算術、一D.八卦圖、周易、三 2. 定點字長的字,采用2的補碼表示時,一個字所能表示的整數(shù)范圍是______。 A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128 D.-128 ~ +128 3.下面浮點運算器的描述中正確的句子是:______。 A. 浮點運算器可用階碼部件和尾數(shù)部件實現(xiàn) B. 階
28、碼部件可實現(xiàn)加、減、乘、除四種運算 C. 階碼部件只進行階碼相加、相減和比較操作 D. 尾數(shù)部件只進行乘法和減法運算 4. 某計算機字長6位,它的存貯容量是64K,若按字編址,那么它的尋址范圍是______ A. 0 ~ 64K B. 0 ~32K C. 0~64KB D. 0 ~32k 5. 雙端口存儲器在______情況下會發(fā)生讀/寫沖突。 A. 左端口與右端口的地址碼不同 B. 左端口與右端口的地址碼相同 C. 左端口與右端口的數(shù)據(jù)碼不同 D. 左端口與右端口的數(shù)據(jù)碼相同 6. 寄存器間接尋址方式中,操作數(shù)處在____A.通用寄存器 B主存單元C.
29、 程序計數(shù)器D. 堆棧 7. 微程序控制器中,機器指令與微指令的關系是______。 A. 每一條機器指令由一條微指令來執(zhí)行B. 每一條機器指令由一段微指令編寫的微程序來解釋執(zhí)行 C. 每一條機器指令組成的程序可由一條微指令來執(zhí)行 D. 一條微指令由若干條機器指令組成 8. 描述 PCI 總線中基本概念不正確的句子是______。 A. PCI 總線是一個與處理器無關的高速外圍設備B. PCI總線的基本傳輸機制是猝發(fā)或傳送 C. PCI 設備一定是主設備D. 系統(tǒng)中只允許有一條PCI總線 9. 一張3.5寸軟盤的存儲容量為______MB,每個扇區(qū)存儲的固定數(shù)據(jù)是__
30、____。 A. 1.44MB ,512B B. 1MB,1024B C .2MB, 256B D .1.44MB,512KB 10. 發(fā)生中斷請求的條件是______。 A. 一條指令執(zhí)行結束 B. 一次 I/O 操作結束C. 機器內(nèi)部發(fā)生故障 D.一次DMA 操作結束 二 填空題(每小題3分,共24分) 1. 2000年超級計算機浮點最高運算速度達到每秒A.______次。我國的B. ______號計算機的運算速度達到C. ______次,使我國成為美國、日本后第三個擁有高速計算機的國家。 2. 一個定點數(shù)由A. ______和B. _
31、_____兩部分組成。根據(jù)小數(shù)點位置不同,定點數(shù)有 C. ______和純整數(shù)之分。 3. 對存儲器的要求是A. ______,B. ______,C. ______。為了解決這三方面的矛盾計算機采用多級存儲體系結構。 4. 指令系統(tǒng)是表征一臺計算機性能的重要因素,它的A. ______和B. ______不僅影響到機器的硬件結構,而且也影響到C. ______。 5. 當今的CPU 芯片除了包括定點運算器和控制器外,還包括A. ______,B. ______運算器和C. ______管理等部件。 6. 總線是構成計算機系統(tǒng)的A. ______是多個B. ____
32、__部件間進行數(shù)據(jù)傳送的C. ______通道 7. 每一種外設都是在它自己的A。______控制下進行工作,而A則通過B. ______和C. ______相連并受C 控制。 8. 在計算機系統(tǒng)中,CPU對外圍設備的管理處程序查詢方式、程序中斷方式外,還有A. ______方式,B. ______方式,和C. ______方式。 三. 應用題 1.(11分)設[x]補 =x0.x1x2…xn 。 求證:x = -x0 +xi2-i 2.(11分)指令格式如下所示,其中OP 為操作碼,試分析指令格式特點。 18 12 10
33、9 5 4 0 OP ——— 源寄存器 目標寄存器 3.(11分)以知cache 命中率 H=0.98,主存比cache 慢四倍,以知主存存取周期為200ns,求cache/主存的效率和平均訪問時間。 4.(11分)某計算機有8條微指令I1—I8,每條微指令所包含的微命令控制信號見下表 ,a—j 分別對應10種不同性質(zhì)的微命令信號。假設一條微指令的控制字段僅限8位,請安排微指令的控制字段格式。 5.(11分) (1)某總線在一個總線周期中并行傳送4個字節(jié)的數(shù)據(jù),假設一個總線
34、周期等于一個總線時鐘周期,總線時鐘頻率為33MHZ ,求總線帶寬是多少?(2)如果一個總線中并行傳送64位數(shù)據(jù),總線頻率升為66MHZ,求總線帶寬是多少? 6.(11分) 磁盤、磁帶、打印機三個設備同時工作。磁盤以20μs的間隔發(fā)DMA請求,磁帶以30μs的間隔發(fā)DMA請求,打印機以120μs的間隔發(fā)DMA請求,假設DMA控制器每完成一次DMA傳輸所需時間為2μs,畫出多路DMA控制器工作時空圖。 本科生期末試卷 五 一. 選擇題(每題1分,共10分) 1.對計算機的產(chǎn)生有重要影響的是:______。 A 牛頓、維納、圖靈 B 萊布尼茲、布爾、圖靈 C 巴貝奇、
35、維納、麥克斯韋 D 萊布尼茲、布爾、克雷 2.假定下列字符碼中有奇偶校驗位,但沒有數(shù)據(jù)錯誤,采用偶校校驗的字符碼是______。 A 11001011 B 11010110 C 11000001 D 11001001 3.按其數(shù)據(jù)流的傳遞過程和控制節(jié)拍來看,陣列乘法器可認為是______。 A 全串行運算的乘法器 B 全并行運算的乘法器 C 串—并行運算的乘法器 D 并—串型運算的乘法器 4.某計算機字長32位,其存儲容量為16MB,若按雙字編址,它的尋址范圍是______。 A 0—16MB B 0—8M
36、 C 0—8MB D 0—16MB 5. 雙端口存儲器在______情況下會發(fā)生讀 / 寫沖突。 A 左端口與右端口的地址碼不同 B 左端口與右端口的地址碼相同C 左端口與右端口的數(shù)據(jù)碼相同D 左端口與右端口的數(shù)據(jù)碼不同 6.程序控制類指令的功能是______。 A 進行算術運算和邏輯運算 B 進行主存與CPU之間的數(shù)據(jù)傳送 C 進行CPU和I / O設備之間的數(shù)據(jù)傳送 D 改變程序執(zhí)行順序 7.由于CPU內(nèi)部的操作速度較快,而CPU訪問一次主存所花的時間較長,因此機器周期 通常用______來規(guī)定。 A 主存中讀取一個
37、指令字的最短時間 B 主存中讀取一個數(shù)據(jù)字的最長時間 C 主存中寫入一個數(shù)據(jù)字的平均時間 D 主存中讀取一個數(shù)據(jù)字的平均時間 8.系統(tǒng)總線中控制線的功能是______。 A 提供主存、I / O接口設備的控制信號響應信號 B 提供數(shù)據(jù)信息 C 提供時序信號 D 提供主存、I / O接口設備的響應信號 9.具有自同步能力的記錄方式是______。 A NRZ0 B NRZ1 C PM D MFM 10.IEEE1394的高速特性適合于新型高速硬盤和多媒體數(shù)據(jù)傳送,它的數(shù)據(jù)傳輸率可以是 ______。 A
38、100兆位 / 秒 B 200兆位 / 秒 C 400兆位 / 秒 D 300兆位 / 秒 二. 填空題(每題3分,共24分) 1. Cache是一種A. ______存儲器,是為了解決CPU和主存之間B. ______不匹配而采用 的一項重要硬件技術?,F(xiàn)發(fā)展為多級cache體系,C. ______分設體系。 2. RISC指令系統(tǒng)的最大特點是:A. ______;B. ______;C. ______種類少。只有取數(shù) / 存數(shù)指令訪問存儲器。 3. 并行處理技術已成為計算計技術發(fā)展的主流。它可貫穿于信息加工的各個步驟和階段。概括起來,主要有三種形式A. ___
39、___并行;B. ______并行;C. ______并行。 4. 為了解決多個A. ______同時競爭總線,B. ______必須具有C. ______部件。 5. 軟磁盤和硬磁盤的A. ______原理與B. ______方式基本相同,但在C. ______和性能上存在較大差別。 6選擇型DMA控制器在A. ______可連接多個設備,而在B. ______只允許連接一個設備,適于連接C. ______設備。 7.主存與cache的地址映射有A. ______、B. ______、C. ______三種方式。其中組相連方式適度地兼顧了前二者的優(yōu)點,又盡量避免其缺點,從靈活性、命中
40、率、硬件投資來 說較為理想。 8.流水CPU是以A. ______為原理構造的處理器,是一種非常B. ______的并行技術。目 前的C. ______微處理器幾乎無一例外的使用了流水技術。 三. 應用題 1. (11分)CPU執(zhí)行一段程序時,cache完成存取的次數(shù)為3800次,主存完成存取的次數(shù)為200次,已知cache存取周期為50ns,主存為250ns,求cache / 主存系統(tǒng)的效率和平均訪問時間。 2. (11分)某加法器進位鏈小組信號為C4C3C2C1 ,低位來的信號為C0 ,請分別按下述兩種方式寫出C4C3C2C1的邏輯表達式。 (1) 串行進位方式
41、 (2) 并行進位方式 3. (11分)圖B5.1所示為存貯器的地址空間分布圖和存貯器的地址譯碼電路,后者可在A組跨接端和B組跨接端之間分別進行接線。74LS139是 2 :4譯碼器,使能端G接地表示譯碼器處于正常譯碼狀態(tài)。 要求:完成A組跨接端與B組跨接端內(nèi)部的正確連接,以便使地址譯碼電路按圖的要求正確尋址。 圖B5.1 4. (11分)運算器結構如圖B5.2所示,R1 ,R2,R3 是三個寄存器,A和B是兩個三選一的多路開關,通路的選擇由AS0 ,AS1 和BS0 ,BS1端控制,例如BS0BS1 = 11時,選擇
42、R3 ,BS0BS1 = 01時,選擇R1……,ALU是算術 / 邏輯單元。S1S2為它的兩個操作控制端。其功能如下: S1S2 = 00時,ALU輸出 = A S1S2 = 01時,ALU輸出 = A + B S1S2 = 10時,ALU輸出 = A – B S1S2 = 11時,ALU輸出 = A⊕B 請設計控制運算器通路的微指令格式。 圖B5.2 5. (11分)集中式仲裁有幾種方式?畫出獨立請求方式的邏輯圖,說明其工作原理。 6. (11分)單級中斷中,采用串行排隊鏈法來實現(xiàn)具有公共請求線的中斷優(yōu)先級識別,請畫出中斷向量為0010
43、10,001011,001000三個設備的判優(yōu)識別邏輯圖。 本科生期末試卷六 一. 選擇題(每小題1分,共10分) 1. 完整的計算機應包括______。 A 運算器、存儲器、控制器 ;B 外部設備和主機 ;C 主機和實用程序 ;D 配套的硬件設備和軟件系統(tǒng) ; 2. 用64位字長(其中1位符號位)表示定點小數(shù)時,所能表示的數(shù)值范圍是______。 A [ 0,264 – 1 ] B [ 0,263 – 1 ] C [ 0,262 – 1 ]
44、 D [ 0,263 ] 3. 四片74181ALU和1片74812CLA器件相配合,具有如下進位傳遞功能______。 A 行波進位;B組內(nèi)先行進位,組間先行進位 C組內(nèi)先行進位,組間行波進位 D組內(nèi)行波進位,組間先行進位 4. 某機字長32位,存儲容量為 1MB,若按字編址,它的尋址范圍是______。 A 0—1M B 0—512KB C 0—256K D 0—256KB 5. 某一RAM芯片,其容量為5128位,除電源和接地端外,該芯片引出線的最小數(shù)目是___。A 23 B 25 C 50 D 19 6.堆棧尋址方式中,設A為通用寄存器,S
45、P為堆棧指示器,MSP為SP指示器的棧頂單元,如果操作的動作是:(A)→MSP ,(SP)- 1 →SP ,那么出棧的動作應是______。 A (MSP)→A, (SP) + 1→SP ; B (SP) + 1→SP ,(MSP)→A ; C (SP) - 1→SP ,(MSP)→A ;D (MSP)→A ,(SP) - 1→SP ; 7.指令周期是指______。 A CPU從主存取出一條指令的時間 ; B CPU執(zhí)行一條指令的時間 ; C CPU從主存取出一條指令加上CPU執(zhí)行這條指令的時間 ; D 時鐘周期時間 ; 8.在____
46、__的微型計算機系統(tǒng)中,外設可和主存貯器單元統(tǒng)一編址 ,因此可以不使用I / O指令。 A 單總線 B 雙總線 C 三總線 D 多總線 9.在微型機系統(tǒng)中,外圍設備通過______與主板的系統(tǒng)總線相連接。A適配器 B 設備控制器 C計數(shù)器 D 寄存器 10.CD—ROM光盤的標準播放時間為60分鐘。在計算模式1情況下,光盤的存儲容量為______。 A 601MB B 527MB C 630MB D 530MB 二. 填空題(每小題3分,共24分) 1.計算機的硬件包括A.______,B
47、.______,C.______適配器,輸入輸出部分。 2.按IEEE764標準,一個浮點數(shù)由A.______,階碼E ,尾數(shù)m 三部分組成。其中階碼E的值等于指數(shù)的B.______加上一個固定C.______。 3.存儲器的技術指標有A.______,B.______,C.______,存儲器帶寬。 4.指令操作碼字段表征指令的A.______,地址碼字段指示B.______微小型機多采用C.______混合方式的指令格式。 5. CPU中至少有如下六類寄存器,除了A.______寄存器,B.______計數(shù)器,C.______寄存器外,還應有通用寄存器,狀態(tài)條件寄存器,數(shù)據(jù)緩沖寄存
48、器。 6.總線有A.______特性,B.______特性,電氣特性,C.______特性。 7.不同的CRT顯示標準所支持的最大A.______和B.______數(shù)目是C.______的。 8.中斷處理需要有中斷A.______,中斷B.______產(chǎn)生,中斷C.______等硬件支持。 三.應用題 1. (11分)設有兩個浮點數(shù) N1 = 2j1 S1 , N2 = 2j2 S2 ,其中階碼2位,階符1位,尾數(shù)四位,數(shù)符一位。設 :j1 = (-10 )2 ,S1 = ( +0.1001)2 j2 = (+10 )2 ,S2 = ( +0.1011)2 求
49、:N1 N2 ,寫出運算步驟及結果,積的尾數(shù)占4位,要規(guī)格化結果,用原碼陣列乘法器求尾數(shù)之積。 2. (11分)已知某8位機的主存采用半導體存貯器,地址碼為18位,若使用4K4位RAM芯片組成該機所允許的最大主存空間,并選用模塊條的形式,問: (1) 若每個摸條為32K8位,共需幾個模塊條? (2) 每個模塊內(nèi)共有多少片RAM芯片? (3) 主存共需多少RAM芯片?CPU如何選擇各模塊條? 3. (11分)圖B6.1是某SRAM的寫入時序,其中R / W 是讀 、寫命令控制線,當R / W 線為低電平時,存貯器按給定地址把數(shù)據(jù)線上的數(shù)據(jù)寫入存貯器。請指出圖中時序的錯誤,并畫出正確的寫
50、入時序。 圖B6.1 4. (11分)某計算機有如下部件:ALU,移位器,主存M,主存數(shù)據(jù)寄存器MDR,主存地址寄存器MAR,指令寄存器IR,通用寄存器R0——R3 ,暫存器C和D。 (1) 請將各邏輯部件組成一個數(shù)據(jù)通路,并標明數(shù)據(jù)流向。 (2) 畫出“ADD R1,(R2)+ ”指令的指令周期流程圖,指令功能是 (R1)+((R2))→R1。 移位器 MBR R0 IR R1 PC M R2 C
51、ALU MAR R3 D 圖B6.2 5. (11分)集中式仲裁有幾種方式?畫出計數(shù)器定時查詢方式的邏輯結構圖,說明其工作原理。 6. (11分)刷存的主要性能指標是它的帶寬。實際工作時顯示適配器的幾個功能部分要爭用刷存的帶寬。假定總帶寬的50%用于刷新屏幕,保留50%帶寬用于其他非刷新功能。 (1) 若顯示工作方式采用分辨率為1024768,顏色深度為3B,幀頻(刷新速率)為72HZ,計算總帶寬。 (2) 為達到這樣高的刷存帶寬,應采取何種技術措施? 本科生期末試卷七
52、 一 選擇題(每小題1分,共10分) 1. 至今為止,計算機中的所有信息仍以二進制方式表示的理由是______。 A.節(jié)約元件; B 運算速度快; C 物理器件的性能決定 ; D 信息處理方便; 2. 用32位字長(其中1位符號位)表示定點小數(shù)是,所能表示的數(shù)值范圍是______。 A [0,1 – 2-32] B [0,1 – 2-31] C [0,1 – 2-30] D [0,1] 3. 已知X為整數(shù),且[X]補 = 10011011,則X的十進制數(shù)值是______。A +155 B –101 C –155 D
53、+101 4. 貯存器是計算機系統(tǒng)的記憶設備,它主要用來______。 A 存放數(shù)據(jù) B 存放程序 C 存放數(shù)據(jù)和程序 D 存放微程序 5. 某微型機算計系統(tǒng) ,其操作系統(tǒng)保存在軟盤上,其內(nèi)貯存器應該采用______A RAM B ROM C RAM和ROM D CCP 6. 指令系統(tǒng)采用不同尋址方式的目的是______。 A 實現(xiàn)存貯程序和程序控制;B 縮短指令長度,擴大尋址空間,提高編程靈活性; C 可直接訪問外存;D 提供擴展操作碼的可能并降低指令譯碼的難度; 7. 在CPU中跟蹤指令后繼地址的寄存器是___A 主存地址寄存器 B 程序計數(shù)器C 指令寄存
54、器 D 狀態(tài)條件寄存器 8. 系統(tǒng)總線地址的功能是______。 A 選擇主存單元地址B 選擇進行信息傳輸?shù)脑O備;C 選擇外存地址;D 指定主存和I / O設備接口電路的地址; 9. CRT的顏色數(shù)為256色,則刷新存儲器每個單元的字長是______。A 256位 B 16位 C 8位 D 7位 10.采用DMA方式傳送數(shù)據(jù)時,每傳送一個數(shù)據(jù)就要用一個______時間。 二、填空題(每小題3分,共24分) 1.指令格式中,地址碼字段是通過A.______來體現(xiàn)的,因為通過某種方式的變換,可以給出 B.______地址。常用的指令格式有零地址指令、單地址指令、C.
55、______三種. 2.為運算器構造的A.______,運算方法中常采用B.______加減法C.______乘除法或補碼 除法. 3.雙端口存儲器和多模塊交叉存儲器屬于A.______存儲器結構.前者采用B.______技術,后者采用C.______技術. 4.堆棧是一種特殊的A.______尋址方式,它采用B.______原理.按結構不同,分為C.______和存儲器堆棧. 5.硬布線控制器的基本思想是:某一微操作控制信號是A______譯碼輸出,B______信號和C.______信號的邏輯函數(shù). 6.當代流行的標準總線追求與A.______、B.______、C.______
56、無關的開發(fā)標準。 7.CPU周期也稱為A._____一個CPU周期包含若干個B______任何一條指令的指令周期至少需要C______個CPU周期。 8.DMA方式采用下面三種方法:①A.______訪內(nèi);②B.______;③C.______交替訪內(nèi)。 三.應用題 1.(11分)求證: - [y]補 = +[-y]補 2.(11分)什么是閃速存儲器?它有那些特點? 3.(11分)指令格式如下所示,OP為操作碼字段,試分析指令格式的特點。 15 10 7 4 3
57、 0 OP 源寄存器 基值寄存器 位移量(16位)
58、 4.(11分)某機運算器框圖如圖B7.1所示,其中ALU由通用函數(shù)發(fā)生器組成,M1—M3為多路開關,采用微程序控制,若用微指令對該運算器要求的所有控制信號進行微指令編碼的格式設計,列出各控制字段的編碼表。 圖B7.1 5.
59、(11分)PCI總線周期類型可指定多少種總線命令?實際給出多少種?請說明存儲器讀 / 寫總線周期的功能。 6.(11分)試分析圖B7.2所示寫電流波形屬于何種記錄方式。 圖B7.2 本科生期末試卷八 一.選擇題(每小題1分,共10分) 1.某寄存器中的值有時是地址,因此只有計算機的______才能識別它A 譯碼器 B判斷程序 C 指令 D 時序信號 2.用16位字長(其中1位符號位)表示定點整數(shù)時,所能表示的數(shù)值范圍是______。 A [ 0,216
60、 – 1 ] B [ 0,215 – 1 ] C [ 0,214 – 1 ] D [0,215 ] 3.在定點運算器中,無論采用雙符號位還是單符號位,必須有______,它一般用______來 實現(xiàn)。 A 譯碼電路, 與非門 ;B 編碼電路, 或非門 C 溢出判斷電路 ,異或門 D 移位電路, 與或非門 ; 4.某SRAM芯片,其容量為5128位,除電源端和接地端外,該芯片引出線的最小數(shù)目應為______。 A 23 B 25 C 50 D 19 5.以下四種類型的半導體存儲器中,以傳輸同樣多的字
61、為比較條件,則讀出數(shù)據(jù)傳輸率最高的是______。 A DRAM B SRAM C 閃速存儲器 D EPROM 6.指令的尋址方式有順序和跳躍兩種方式,采用跳躍尋址方式,可以實現(xiàn)______。 A 堆棧尋址 ; B 程序的條件轉移 ; C 程序的無條件轉移 ;D 程序的條件轉移或無條件轉移 ; 7.異步控制常用于______作為其主要控制方式。 A 在單總線結構計算機中訪問主存與外圍設備時 ; B 微型機的CPU控制中 ; C 組合邏輯控制的CPU中 ;D 微程序控制器中 ; 8.多總線
62、結構的計算機系統(tǒng),采用______方法,對提高系統(tǒng)的吞吐率最有效。 A 多口存貯器 ; B 提高主存的速度 C 交叉編址多模塊存貯器 D 高速緩沖存貯器 ; 9.磁盤驅(qū)動器向盤片磁層記錄數(shù)據(jù)時采用______方式寫入。A 并行 B 串行 C 并行—串行 D 串行—并行 10.IEEE1394所以能實現(xiàn)數(shù)據(jù)傳送的實時性,是因為______。 A 除異步傳送外,還提供等步傳送方式 ;B 提高了時鐘頻率 ; C 除優(yōu)先權仲裁外,還提供均等仲裁,緊急仲裁兩種總線仲裁方式 ; 二.填空題(每小題3分,共24分) 1. RISC CPU
63、是克服CISC機器缺點的基礎上發(fā)展起來的,它具有的三個基本要素是:(1) 一個有限的A.______;(2) CPU配備大量的B.______;(3) 強調(diào)C.______的優(yōu)化。 2. 總線仲裁部件通過采用A.______策略或B.______策略,選擇其中一個主設備作為總線的下一次主方,接管C.______。 3.重寫行光盤分A.______和B.______兩種,用戶可對這類光盤進行C.______信息。 4.多路行DMA控制器不僅在A.______上而且在B.______上可以連接多個設備,適合于連接C.______設備。 5.多個用戶公享主存時,系統(tǒng)應提供A.______通
64、常采用的方法是B.______保護和C.______保護,并用硬件來實現(xiàn)。 6.在計算機系統(tǒng)中,多個系統(tǒng)部件之間信息傳送的公共通路稱為A.______。就其所傳送信息的性質(zhì)而言,在公共通路上傳送的信息包括數(shù)據(jù)、B.______、C.______信息。 7.設D為指令中的形式地址,I為基址寄存器,PC為程序計數(shù)器。若有效地址E = (PC)+ D,則為A.______尋址方式;若E = (I)+ D ,則為B.______;若為相對間接尋址方式,則有效地址為C.______。 8.在進行浮點加減法運算時,需要完成A.______、尾數(shù)求和、B.______、合入處理和C.______等步驟
65、。 三.應用題 1. (11分)設[x]補=x0.x1x2…xn。求證: [x]補=2x0+x,其中x0= 2. (11分)某機字長16位,使用四片74181組成算術 / 邏輯運算單元,設最低位序號標注為第0位,(1)寫出第5位的進位信號C6的邏輯表達式。 (2)估算產(chǎn)生C6所需的最長時間。 (3)估算最長求和時間。 3. (11分)如圖B8.1表示用快表(頁表)的虛實地址轉換條件,快表放在相聯(lián)存貯 器中,其容量為8個存貯單元,問: (1)當CPU按虛地址1去訪問主存時主存的實地址碼是多少? (2)當CPU按
66、虛地址2去訪問主存時主存的實地址碼是多少? (3)當CPU按虛地址3去訪問主存時主存的實地址碼是多少? 圖B8.1 4. (11分)圖B8.2給出了微程序控制的部分微指令序列,圖中每一框代表一條微指令。分支點a由指令寄存器IR5 ,IR6兩位決定,分支點b由條件碼標志c決定?,F(xiàn)采用斷定方式實現(xiàn)微程序的程序控制,已知微地址寄存器長度為8位,要求: (1) 設計實現(xiàn)該微指令序列的微指令字順序控制字段的格式。 (2) 畫出微地址轉移邏輯圖。 圖B8.2 5. (11分)某磁盤存貯器轉速為3000轉 / 分,共有4個記錄面,每毫米5道,每道記錄信息為12288字節(jié),最小磁道直徑為230mm,共有275道。問: (1) 磁盤存貯器的容量是多少? (2) 最高位密度與最低位密度是多少? (3) 磁盤數(shù)據(jù)傳輸率是多少? (4) 平均等待時間是多少? (5) 給出一個磁盤地址格式方案。 6. (11分)畫出程序中斷方式基本接口示意圖,簡要說明Im, I
- 溫馨提示:
1: 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
2: 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
3.本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
5. 裝配圖網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。